数字激励
- 最大激励时钟:300 MHz / 180 MHz(半通道/全通道)
- 矢量中的存储器深度:16 M / 8 M(半通道/全通道)
- 最大矢量宽度:120 bit / 240 bit(半通道/全通道)
- 标准逻辑电平支持:TTL、CMOS、ECL、PECL、LVPECL、LVDS 3.3 V、2.5 V和1.8V
码型序列
- SynaptiCAD工具转换。VCD文件可直接生成PGB文件
- 通过多种数基和码型填充可方便进行码型输入
- 初始区组、用户定义的宏指令和循环简化了矢量输入并便于重复运行
- 外部事件等待可实现只有外部事件发生时才进行激励
配置时的注意事项
- 每个模块48个通道,5个模块总共240个通道
- 码型发生器的时钟和数据适配夹需单独订购 码型发生器适配夹
- 为每个模块订购至少一个时钟适配夹用作主时钟,并为每8个输出通道订购至少一个数据适配夹
- 与16900和16700系列模块化逻辑分析仪兼容